

## تمرین سری ۵ مدارهای الکتریکی و الکترونیکی دانشگاه صنعتی شریف

استاد درس : دكتر سميه كوهي

نو يسنده: محمد على پشنج

نيمسال اول ١٤٠٠-١٤٠١

## تمرین سری ۵ مدارهای الکتریکی و الکترونیکی - دکتر سمیه کوهی

۱- در مدار شکل زیر وضعیت کار دو ترانزیستور را به همراه نقطه ی کار آنها بدست آورید.



۲- در مدار زیر ترانزیستور  $M_1$  در ناحیه ی اشباع بایاس شده و تقویت کننده عملیاتی ایده آل است. مقدار ولتاژ خروجی تقویت کننده ی عملیاتی به ازای  $V_i=0$  چند ولت است؟



 $^{\prime\prime}$  است. برای اینکه جریان درین Q1 برابر  $^{\prime\prime}$   $^{\prime\prime}$  است. برای اینکه جریان درین Q1 برابر  $^{\prime\prime}$  باشد، نسبت  $^{\prime\prime}$   $^{\prime\prime}$  چقدر باید باشد؟



۴- دو NMOS مشابه با  $V_{\text{T}}$ =1v و به صورت شکل زیر به هم وصل شده اند. ولتاژ خروجی  $V_{\text{T}}$ =1v و به صورت شکل زیر به هم وصل شده اند. ولتاژ خروجی  $V_{\text{O}}$ 



## تمرین سری ٥ مدارهای الکتریکی و الکترونیکی - دکتر سمیه کوهی

۵- در مدار شکل زیر، ترانزیستور PMOS و PMOS با  $K=1 \, mA/v^2$  و  $V_{tn}=-V_{tp}=1v$  می باشد. مقدار  $V_{tn}=-V_{tp}=1v$  و  $V_{tp}=1v$  می باشد. مقدار  $V_{tp}=1v$  می باشد. مقدار  $V_{tp}=1v$  می باشد. مقدار  $V_{tp}=1v$  می باشد. مقدار  $V_{tp}=1v$  می باشد. مقدار شکل زیر، ترانزیستور  $V_{tp}=1v$  می باشد.



۶- با استفاده از گیتهای انتقالی (TG) مدارهای زیر را طراحی کنید:

الف) یک 2×1 Decoder طراحی کنید. به کمک حداکثر دو گیت 2×1 Decoder (و گیتهای دیگر) یک 4×2 Decoder بسازید.

ب) یک Half-adder طراحی کرده و سپس با استفاده و بلاک Half-adder ساخته شده و گیتهای دیگر آن را به Full-adder تبدیل کنید.